O Efeito da Latência no Desempenho da Arquitetura DTSVLIW

Fernando Líbio L. Almeida, A. F. D. Souza, Christian Daros de Freitas, Neyval Costa Reis Jr.
{"title":"O Efeito da Latência no Desempenho da Arquitetura DTSVLIW","authors":"Fernando Líbio L. Almeida, A. F. D. Souza, Christian Daros de Freitas, Neyval Costa Reis Jr.","doi":"10.5753/wscad.2003.19104","DOIUrl":null,"url":null,"abstract":"Neste trabalho apresentamos resultados experimentais que mostram o forte impacto da latência das instruções e da hierarquia da memória no desempenho da arquitetura DTSVLIW. A latência das instruções reduz o desempenho DTSVLIW quando executando programas inteiros do SPEC2000 em 32.0% e, surpreendentemente, em apenas 6.2% no caso de programas de ponto flutuante, muito embora os últimos requeiram a execução de um número muito maior de instruções com altas latências. A latência da hierarquia de memória tem um forte impacto no desempenho da DTSVLIW para programas inteiros - redução de 22,1% - mas ainda maior para programas de ponto flutuante - redução de 85.5%. Estes resultados sugerem trabalhos futuros em técnicas para redução do impacto da latência no desempenho DTSVLIW.","PeriodicalId":421975,"journal":{"name":"Anais do IV Workshop em Sistemas Computacionais de Alto Desempenho (WSCAD 2003)","volume":"26 1","pages":"0"},"PeriodicalIF":0.0000,"publicationDate":"2003-11-10","publicationTypes":"Journal Article","fieldsOfStudy":null,"isOpenAccess":false,"openAccessPdf":"","citationCount":"0","resultStr":null,"platform":"Semanticscholar","paperid":null,"PeriodicalName":"Anais do IV Workshop em Sistemas Computacionais de Alto Desempenho (WSCAD 2003)","FirstCategoryId":"1085","ListUrlMain":"https://doi.org/10.5753/wscad.2003.19104","RegionNum":0,"RegionCategory":null,"ArticlePicture":[],"TitleCN":null,"AbstractTextCN":null,"PMCID":null,"EPubDate":"","PubModel":"","JCR":"","JCRName":"","Score":null,"Total":0}
引用次数: 0

Abstract

Neste trabalho apresentamos resultados experimentais que mostram o forte impacto da latência das instruções e da hierarquia da memória no desempenho da arquitetura DTSVLIW. A latência das instruções reduz o desempenho DTSVLIW quando executando programas inteiros do SPEC2000 em 32.0% e, surpreendentemente, em apenas 6.2% no caso de programas de ponto flutuante, muito embora os últimos requeiram a execução de um número muito maior de instruções com altas latências. A latência da hierarquia de memória tem um forte impacto no desempenho da DTSVLIW para programas inteiros - redução de 22,1% - mas ainda maior para programas de ponto flutuante - redução de 85.5%. Estes resultados sugerem trabalhos futuros em técnicas para redução do impacto da latência no desempenho DTSVLIW.
查看原文
分享 分享
微信好友 朋友圈 QQ好友 复制链接
本刊更多论文
延迟对DTSVLIW架构性能的影响
在这项工作中,我们提出了实验结果,表明指令延迟和内存层次结构对DTSVLIW架构性能的强烈影响。指令延迟将运行整个SPEC2000程序的DTSVLIW性能降低了32.0%,令人惊讶的是,浮点程序仅降低了6.2%,尽管浮点程序需要执行更多具有高延迟的指令。内存层次延迟对整个程序的DTSVLIW性能有很强的影响——降低了22.1%——但浮点程序的影响更大——降低了85.5%。这些结果为未来减少延迟对DTSVLIW性能影响的技术提供了建议。
本文章由计算机程序翻译,如有差异,请以英文原文为准。
求助全文
约1分钟内获得全文 去求助
来源期刊
自引率
0.00%
发文量
0
期刊最新文献
Memória Compartilhada Distribuída para Redes UDP/IP: Implementação e Avaliação Uma Arquitetura para o Processamento de Consultas com Agregados eCache: uma Cache Cooperativa para Servidores de Comércio Eletrônico Baseados em Cluster Uma Biblioteca de Processos Leves para a Implementação de Aplicações Altamente Paralelas libVIP: Arquitetura de Interface Virtual (VIA) sobre TCP/IP
×
引用
GB/T 7714-2015
复制
MLA
复制
APA
复制
导出至
BibTeX EndNote RefMan NoteFirst NoteExpress
×
×
提示
您的信息不完整,为了账户安全,请先补充。
现在去补充
×
提示
您因"违规操作"
具体请查看互助需知
我知道了
×
提示
现在去查看 取消
×
提示
确定
0
微信
客服QQ
Book学术公众号 扫码关注我们
反馈
×
意见反馈
请填写您的意见或建议
请填写您的手机或邮箱
已复制链接
已复制链接
快去分享给好友吧!
我知道了
×
扫码分享
扫码分享
Book学术官方微信
Book学术文献互助
Book学术文献互助群
群 号:481959085
Book学术
文献互助 智能选刊 最新文献 互助须知 联系我们:info@booksci.cn
Book学术提供免费学术资源搜索服务,方便国内外学者检索中英文文献。致力于提供最便捷和优质的服务体验。
Copyright © 2023 Book学术 All rights reserved.
ghs 京公网安备 11010802042870号 京ICP备2023020795号-1