{"title":"用于认知卫星的CORDIC 16qAM FPGA调制解调器","authors":"Evelio Astaiza Hoyos, Héctor Fabio Bermúdez Orozco","doi":"10.15332/iteckne.v9i1.2749","DOIUrl":null,"url":null,"abstract":"En este artículo se presentan los algoritmos de implementación para el modulador y demodulador en cuadratura 16 qAM como funciones SDR sobre Dispositivos Lógicos Programables, particularmente para plataformas FPGA. Se presenta el análisis del modelo, diseño e implementación del mismo, así como los resultados obtenidos pensando en la implantación del dispositivo como un componente de un transpondedor satelital cognitivo. El proceso de validación de la implementación se efectuó a través de las herramientas de diseño, simulación, síntesis y descarga de Xilinx sobre la FPGA Spartan 3E.","PeriodicalId":53892,"journal":{"name":"Revista Iteckne","volume":null,"pages":null},"PeriodicalIF":0.5000,"publicationDate":"2014-11-26","publicationTypes":"Journal Article","fieldsOfStudy":null,"isOpenAccess":false,"openAccessPdf":"","citationCount":"0","resultStr":"{\"title\":\"MODEM CORDIC 16qAM en FPGA para satélites cognitivos\",\"authors\":\"Evelio Astaiza Hoyos, Héctor Fabio Bermúdez Orozco\",\"doi\":\"10.15332/iteckne.v9i1.2749\",\"DOIUrl\":null,\"url\":null,\"abstract\":\"En este artículo se presentan los algoritmos de implementación para el modulador y demodulador en cuadratura 16 qAM como funciones SDR sobre Dispositivos Lógicos Programables, particularmente para plataformas FPGA. Se presenta el análisis del modelo, diseño e implementación del mismo, así como los resultados obtenidos pensando en la implantación del dispositivo como un componente de un transpondedor satelital cognitivo. El proceso de validación de la implementación se efectuó a través de las herramientas de diseño, simulación, síntesis y descarga de Xilinx sobre la FPGA Spartan 3E.\",\"PeriodicalId\":53892,\"journal\":{\"name\":\"Revista Iteckne\",\"volume\":null,\"pages\":null},\"PeriodicalIF\":0.5000,\"publicationDate\":\"2014-11-26\",\"publicationTypes\":\"Journal Article\",\"fieldsOfStudy\":null,\"isOpenAccess\":false,\"openAccessPdf\":\"\",\"citationCount\":\"0\",\"resultStr\":null,\"platform\":\"Semanticscholar\",\"paperid\":null,\"PeriodicalName\":\"Revista Iteckne\",\"FirstCategoryId\":\"1085\",\"ListUrlMain\":\"https://doi.org/10.15332/iteckne.v9i1.2749\",\"RegionNum\":0,\"RegionCategory\":null,\"ArticlePicture\":[],\"TitleCN\":null,\"AbstractTextCN\":null,\"PMCID\":null,\"EPubDate\":\"\",\"PubModel\":\"\",\"JCR\":\"Q4\",\"JCRName\":\"ENGINEERING, MULTIDISCIPLINARY\",\"Score\":null,\"Total\":0}","platform":"Semanticscholar","paperid":null,"PeriodicalName":"Revista Iteckne","FirstCategoryId":"1085","ListUrlMain":"https://doi.org/10.15332/iteckne.v9i1.2749","RegionNum":0,"RegionCategory":null,"ArticlePicture":[],"TitleCN":null,"AbstractTextCN":null,"PMCID":null,"EPubDate":"","PubModel":"","JCR":"Q4","JCRName":"ENGINEERING, MULTIDISCIPLINARY","Score":null,"Total":0}
引用次数: 0
摘要
本文介绍了16个qAM正交调制器和解调器在可编程逻辑设备上的SDR功能的实现算法,特别是FPGA平台。本文提出了该模型的分析、设计和实现,以及将该装置作为认知卫星应答器组件实现的结果。通过Spartan 3E FPGA上的设计、仿真、合成和下载Xilinx工具进行了实现验证过程。
MODEM CORDIC 16qAM en FPGA para satélites cognitivos
En este artículo se presentan los algoritmos de implementación para el modulador y demodulador en cuadratura 16 qAM como funciones SDR sobre Dispositivos Lógicos Programables, particularmente para plataformas FPGA. Se presenta el análisis del modelo, diseño e implementación del mismo, así como los resultados obtenidos pensando en la implantación del dispositivo como un componente de un transpondedor satelital cognitivo. El proceso de validación de la implementación se efectuó a través de las herramientas de diseño, simulación, síntesis y descarga de Xilinx sobre la FPGA Spartan 3E.