{"title":"GF(2)协处理器的试验方法","authors":"R. Tervo","doi":"10.1109/CJECE.2019.2961477","DOIUrl":null,"url":null,"abstract":"A custom hardware coprocessor is described to improve the efficiency of applications using arithmetic in the Galois field GF(2) and the extension fields GF( $2^{m}$ ). The evaluation of such processor enhancements requires a variety of test exercises based on GF(2) arithmetic. Various test procedures are presented, which leverage the properties of finite fields to exercise the GF(2) arithmetic coprocessor incorporated with a 32-bit field-programmable gate array (FPGA)-based soft processor (Nios II). Up to 60 times speed improvement was achieved in typical calculations using the coprocessor. Résumé—Un coprocesseur personnalisé a été décrit pour améliorer l’efficacité des applications utilisant l’arithmétique en extension de Galois GF(2) et l’extension de corps GF(2m). L’évaluation des améliorations d’un tel processeur nécessite une variété d’exercices tests qui se basent sur l’arithmétique de GF(2). De nombreux tests de procédures ont été présentés, ils exploitent les propriétés des corps finis afin d’exercer le coprocesseur arithmétique GF(2). Ce dernier a été incorporé sur une matrice de portes programmables par l’utilisateur (FPGA) à 32 bits en se basant sur un processeur embarqué (Nios II). La vitesse des calculs a été améliorée jusqu’à 60 fois en utilisant le processeur.","PeriodicalId":55287,"journal":{"name":"Canadian Journal of Electrical and Computer Engineering-Revue Canadienne De Genie Electrique et Informatique","volume":null,"pages":null},"PeriodicalIF":1.7000,"publicationDate":"2020-01-01","publicationTypes":"Journal Article","fieldsOfStudy":null,"isOpenAccess":false,"openAccessPdf":"https://sci-hub-pdf.com/10.1109/CJECE.2019.2961477","citationCount":"0","resultStr":"{\"title\":\"Testing Methodology for a GF(2) Coprocessor Méthodologie de test pour un coprocesseur GF(2)\",\"authors\":\"R. Tervo\",\"doi\":\"10.1109/CJECE.2019.2961477\",\"DOIUrl\":null,\"url\":null,\"abstract\":\"A custom hardware coprocessor is described to improve the efficiency of applications using arithmetic in the Galois field GF(2) and the extension fields GF( $2^{m}$ ). The evaluation of such processor enhancements requires a variety of test exercises based on GF(2) arithmetic. Various test procedures are presented, which leverage the properties of finite fields to exercise the GF(2) arithmetic coprocessor incorporated with a 32-bit field-programmable gate array (FPGA)-based soft processor (Nios II). Up to 60 times speed improvement was achieved in typical calculations using the coprocessor. Résumé—Un coprocesseur personnalisé a été décrit pour améliorer l’efficacité des applications utilisant l’arithmétique en extension de Galois GF(2) et l’extension de corps GF(2m). L’évaluation des améliorations d’un tel processeur nécessite une variété d’exercices tests qui se basent sur l’arithmétique de GF(2). De nombreux tests de procédures ont été présentés, ils exploitent les propriétés des corps finis afin d’exercer le coprocesseur arithmétique GF(2). Ce dernier a été incorporé sur une matrice de portes programmables par l’utilisateur (FPGA) à 32 bits en se basant sur un processeur embarqué (Nios II). La vitesse des calculs a été améliorée jusqu’à 60 fois en utilisant le processeur.\",\"PeriodicalId\":55287,\"journal\":{\"name\":\"Canadian Journal of Electrical and Computer Engineering-Revue Canadienne De Genie Electrique et Informatique\",\"volume\":null,\"pages\":null},\"PeriodicalIF\":1.7000,\"publicationDate\":\"2020-01-01\",\"publicationTypes\":\"Journal Article\",\"fieldsOfStudy\":null,\"isOpenAccess\":false,\"openAccessPdf\":\"https://sci-hub-pdf.com/10.1109/CJECE.2019.2961477\",\"citationCount\":\"0\",\"resultStr\":null,\"platform\":\"Semanticscholar\",\"paperid\":null,\"PeriodicalName\":\"Canadian Journal of Electrical and Computer Engineering-Revue Canadienne De Genie Electrique et Informatique\",\"FirstCategoryId\":\"1085\",\"ListUrlMain\":\"https://doi.org/10.1109/CJECE.2019.2961477\",\"RegionNum\":0,\"RegionCategory\":null,\"ArticlePicture\":[],\"TitleCN\":null,\"AbstractTextCN\":null,\"PMCID\":null,\"EPubDate\":\"\",\"PubModel\":\"\",\"JCR\":\"Q2\",\"JCRName\":\"Engineering\",\"Score\":null,\"Total\":0}","platform":"Semanticscholar","paperid":null,"PeriodicalName":"Canadian Journal of Electrical and Computer Engineering-Revue Canadienne De Genie Electrique et Informatique","FirstCategoryId":"1085","ListUrlMain":"https://doi.org/10.1109/CJECE.2019.2961477","RegionNum":0,"RegionCategory":null,"ArticlePicture":[],"TitleCN":null,"AbstractTextCN":null,"PMCID":null,"EPubDate":"","PubModel":"","JCR":"Q2","JCRName":"Engineering","Score":null,"Total":0}
Testing Methodology for a GF(2) Coprocessor Méthodologie de test pour un coprocesseur GF(2)
A custom hardware coprocessor is described to improve the efficiency of applications using arithmetic in the Galois field GF(2) and the extension fields GF( $2^{m}$ ). The evaluation of such processor enhancements requires a variety of test exercises based on GF(2) arithmetic. Various test procedures are presented, which leverage the properties of finite fields to exercise the GF(2) arithmetic coprocessor incorporated with a 32-bit field-programmable gate array (FPGA)-based soft processor (Nios II). Up to 60 times speed improvement was achieved in typical calculations using the coprocessor. Résumé—Un coprocesseur personnalisé a été décrit pour améliorer l’efficacité des applications utilisant l’arithmétique en extension de Galois GF(2) et l’extension de corps GF(2m). L’évaluation des améliorations d’un tel processeur nécessite une variété d’exercices tests qui se basent sur l’arithmétique de GF(2). De nombreux tests de procédures ont été présentés, ils exploitent les propriétés des corps finis afin d’exercer le coprocesseur arithmétique GF(2). Ce dernier a été incorporé sur une matrice de portes programmables par l’utilisateur (FPGA) à 32 bits en se basant sur un processeur embarqué (Nios II). La vitesse des calculs a été améliorée jusqu’à 60 fois en utilisant le processeur.
期刊介绍:
The Canadian Journal of Electrical and Computer Engineering (ISSN-0840-8688), issued quarterly, has been publishing high-quality refereed scientific papers in all areas of electrical and computer engineering since 1976